

دانشگاه صنعتی شریف دانشکده مهندسی کامپیوتر آزمونهای درس معماری کامپیوتر

آزمون دوم – تاریخ برگزاری: ۱۴۰۰/۹/۱۹ مباحث تمرین سری سوم و چهارم

> دستیار آموزشی: مهدی علیپور

استاد: دکتر امیرحسین جهانگیر

## ۱ مدهای آدرسدهی

عملیات زیر نشان دهنده چه نوع مد آدرس دهی از بین گزینه های داده شده است؟

 $T_x$ :  $AR \leftarrow IR[15:0] + Reg\_File[IR[16:20]]$ 

 $T_{x+1}:\ AR \leftarrow AR \ll 2\ ,\ Reg\_File[IR[16:20]] \leftarrow Reg\_File[IR[16:20]] + 1$ 

 $T_{x+2}: AR \leftarrow M[AR]$ 

- آ) ترکیب مد آدرسدهی Auto Increment و آ
  - ب) ترکیب مد آدرسدهی Index و نسبی
- ج) ترکیب مد آدرسدهی نسبی، Index و Auto Increment
- د) با وجود عمل Shift این مراحل، آدرسدهی صحیحی را نشان نمیدهد. اما در صورتی که عمل Shift حذف شود ترکیب آدرسدهی Index و Index دارسدهی Index و Auto است.

# ۲ زبان RTL

عملکرد مدار زیر را ابتدا به صورت شبه کد، سپس آن شبه کد را به زبان RTL بنویسید. جهت رفع ابهام، یک نمونه شبه کد (که ارتباطی به این سوال ندارد) در ادامه مشاهده می فرمایید.

$$T_0: \text{ IF } (A=B) \text{ THEN } C \leftarrow 0$$
 .   
 ELSEIF  $(A>B)$  THEN  $C \leftarrow A-B$ 



### ۳ کدگذاری دستورات

در یک پردازندهی سه آدرسه، کد دستورات به دو صورت یک کلمهای و دو کلمهای و مدهای آدرسدهی استفاده شده در این پردازنده: ثباتی، مستقیم حافظهای است. حجم حافظه قابل استفاده در این پردازنده ۲۵۶ کیلوکلمه و هر کلمه آن نیز ۱۶ بیتی است. اگر تعداد دستورات یک کلمهای این پردازنده ۱۰ دستور باشد، حداکثر تعداد دستورات دو کلمهای و حداکثر تعداد ثباتهای آن چندتاست؟

\* راهنمایی: با توجه به دادههای صورت سوال، این مسئله سه پاسخ ممکن دارد که شما باید هر سه پاسخ را بیابید.

# ۴ زمان اجرای دستور LOAD

بخش زیر مسیر داده یک پردازنده بوده که برای اجرای دستور LOAD مشخص شده است. اگر مد آدرسدهی از نوع Index و ساختار دستور به صورت زیر باشد:

| Opcode Rd Rs2 | BaseAddress |
|---------------|-------------|
|---------------|-------------|

با توجه به خروجی واحد کنترل که در شکل آمده و با درنظر گرفتن جدول تاخیر، توضیح دهید حداکثر فرکانس کاری این پردازنده برای اجرای دستور LOAD چقدر خواهد بود؟



| واحد  | $T_{PC}$ | $T_{mem}$  | $T_{Reg}$ | $T_{SignExt.}$ | $T_{mux}$ | $T_{ALU}$ | $T_{Add-4}$ |
|-------|----------|------------|-----------|----------------|-----------|-----------|-------------|
| تاخير | $5^{ns}$ | $100^{ns}$ | $5^{ns}$  | $5^{ns}$       | $10^{ns}$ | $20^{ns}$ | $10^{ns}$   |

#### ۵ سوال طراحی

میخواهیم پردازندهای ۱۶ بیتی به نام LEGO طراحی کنیم که دارای \* نوع دستور زیر است:



Opcode

L

000

همچنین پردازنده LEGO از دستورات جدول زیر پشتیبانی می  $\Sigma$ ند:

Signed Immediate

| دستور | نوع    | کد دودویی | کد اسمبلی                              | عمليات                                                                         |  |
|-------|--------|-----------|----------------------------------------|--------------------------------------------------------------------------------|--|
| SUB   | L-type | 000       | SUB $Reg_A, Reg_B, Reg_C$              | $Reg_A \leftarrow Reg_B - Reg_C$                                               |  |
| SW    | L-type | 001       | $\mathbf{SW} \;\; Reg_A, Reg_B, Reg_C$ | $Mem[Reg_B + Reg_C] \leftarrow Reg_A$                                          |  |
| LW    | L-type | 010       | LW $Reg_A, Reg_B, Reg_C$               | $Reg_A \leftarrow Mem[Reg_B + Reg_C]$                                          |  |
| SLT   | L-type | 011       | SLT $Reg_A, Reg_B, Reg_C$              | $if (Reg_B < Reg_C) then Reg_A \leftarrow 1 else Reg_A \leftarrow 0$           |  |
| JAL   | E-type | 100       | JAL $Reg_A, Reg_B$                     | $PC \leftarrow 2 \times Reg_A + 2 \times S.E(imm)$ , $Reg_B \leftarrow PC + 2$ |  |
| LUI   | G-type | 101       | LUI $Reg_A, imm$                       | $Reg_A \leftarrow imm \times 128$                                              |  |
| MOV   | G-type | 110       | MOV $Reg_A, imm$                       | $Reg_A \leftarrow Z.F(imm)$                                                    |  |
| JMP   | O-type | 111       | JMP $L, Reg_A, imm$                    | $if(L=1) \ then \ PC \leftarrow 2 \times Reg_A + 2 \times S.E(imm)$            |  |

 $Reg_A$ 

بخش Data Path پردازنده LEGO را به صورت Single-Cycle طراحی کنید و همچنین سیگنالهای کنترلی هر دستور را مشخص نمایید. ZF همان Sign Extend یا در واقع قرار دادن تعدادی صفر در سمت چپ عدد است. ZF در جدول بالا منظور از SE همان Sign Extend و منظور از ZF همان عدر است په عدد است. ZF برای حل این سوال از هر خلاقیت یا هر ایده ای که در کلاس یا تمرینها یاد گرفتید می توانید استفاده کنید.

\* در انتها حتماً فایل صوتی را برای این سوال آپلود کنید. توجه داشته باشید که آزمون شما بدون فایل صوتی فاقد اعتبار است.